## คู่มือการใช้งานบอร์ด FPGA Shield

บอร์ดที่ใช้ในการทดลองของแล็บปีนี้ จะใช้เอฟพีจีเอของ Altera ตระกูล Cyclone II หมายเลข EP2C5T144C8N ซึ่งมีลักษณะของบอร์ดดังรูปที่ 1 ตัวบอร์ดมีวงจรกำเนิดความถี่ 50 MHz ในตัว มีขาต่อ ไฟเลี้ยงวงจรค่าแรงดัน 1.2 V และ 3.3 V รวมทั้งขาอินพุตเอาต์พุตของเอฟพีจีเอให้ใช้งานจำนวน 112 ขา วงจรกำเนิดความถี่ค่า 50 MHz เชื่อมต่อกับขา PIN17 ของเอฟพีจีเอดังแสดงในรูปที่ 2 วงจรบนบอร์ด รับ ค่าแรงดัน DC เข้ามาส่งให้ไอซีเรกูเลเตอร์เบอร์ AMS1117-3.3 และ AMS1117-1.2 เพื่อแปลงเป็นค่า แรงดัน 3.3 และ 1.2 โวลต์ตามลำดับ และมีไอซีหน่วยความจำแฟลชเบอร์ EPCS4 ความจุ 4 MBits สำหรับเก็บค่า Configuration ของเอฟพีจีเอ นอกเหนือจากวงจรที่กล่าวมาแล้วข้างต้น บอร์ดเอฟพีจีเอ ตัวนี้ก็ไม่มีวงจรอินพุตเอาต์พุตอื่นเพิ่มเติมแต่อย่างใด ดังนั้น ในการใช้งานจริงจึงต้องมีการเชื่อมต่อกับวงจร ภายนอกเพิ่มเติม ซึ่งก่อให้เกิดความยุ่งยากในการทดลองการทำงานของวงจร ทางภาควิชาวิศวกรรม คอมพิวเตอร์ มหาวิทยาลัยสงขลานครินทร์จึงได้พัฒนาบอร์ด FPGA Shield ซึ่งมีลักษณะดังแสดงใน รูปที่ 3 ขึ้นมาเพื่อเชื่อมต่อกับบอร์ดเอฟพีจีเอดังกล่าว เพื่อให้การทดลองการทำงานของวงจรซึ่งออกแบบ ด้วยเอฟพีจีเอร่วมกับอุปกรณ์อินพุตเอาต์พุตต่าง ๆ เป็นไปได้โดยง่ายและสะดวก อีกทั้งยังลดข้อผิดพลาด ในการเชื่อมต่อวงจรภายนอกกับบอร์ดเอฟพีจีเอลง



รูปที่ 1 บอร์ด Altera FPGA Cyclone II EP2C5T144C8N



รู**ปที่ 2** วงจรอย่างย่อของบอร์ด Altera FPGA Cyclone II



ร**ูปที่ 3** บอร์ด FPGA Shield ซึ่งเสียบลงบนบอร์ด Altera FPGA Cyclone II

องค์ประกอบของอุปกรณ์อินพุตเอาต์พุตของบอร์ด FPGA Shield มีดังนี้

- ขั้วต่อไฟเลี้ยง +3.3 โวลต์และขากราวด์ (J1)
- ขั้วต่อสำหรับเชื่อมต่อคีย์แพ็ด (JP2)
- ขั้วต่อสำหรับต่ออุปกรณ์ I/O จำนวน 8 บิต (JP3)
- ขั้วต่อสำหรับต่ออุปกรณ์ I/O จำนวน 8 บิต อีกหนึ่งพอร์ต (JP4)
- ดิปสวิตช์ขนาด 8 บิต (S3)
- ดิปสวิตช์ขนาด 8 บิต ตัวที่สอง (S4)
- แอลอีดีจำนวน 10 ดวง (D0-D9)
- สวิตช์กดติดปล่อยดับ จำนวน 3 ตัว (S5-S7)
- ลำโพงบัซเซอร์จำนวน 3 ตัว (BZ1-BZ3)
- แอลอีดีชนิด 7 ส่วน (7-Segment LEDs) จำนวน 4 หลัก (หลักหน่วย สิบ ร้อย และ หลักพัน) ทำการ แสดงผลโดยใช้วิธีมัลติเพล็กซ์



รูปที่ 4 องค์ประกอบของบอร์ด FPGA Shield



ร**ูปที่ 5** วงจรของ FPGA Shield ในส่วนของการเชื่อมต่อกับดิปสวิตช์ สวิตช์กดติดปล่อยดับ และแอลอีดี



และขาเชื่อมต่อขนาด 8 บิต JP3 และ JP4



รูปที่ 7 วงจรของ FPGA Shield ในส่วนของการขับแอลอีดีชนิด 7 ส่วน